7月28日,一年一度的2022 全球閃存峰會(Flash Memory World,F(xiàn)MW2022)召開,芯盛智能作為國內領先的固態(tài)存儲控制器芯片及解決方案提供商,受邀參加這一業(yè)內頂級峰會并發(fā)表演講。以“固態(tài)存儲中國芯”為使命,芯盛智能在會上正式發(fā)布基于RISC-V架構的PCIe4.0控制器芯片——行者,全面開啟國內全自主PCIe控制器的新時代。
同期,芯盛智能舉辦“芯力量,共筑國產存儲生態(tài)”分論壇,與產業(yè)鏈上下游攜手,以RISC-V架構作為抓手,為新型基礎設施的國產化建設注入活力。
芯片,是新型基礎設施的基石,其中搭載微處理器(CPU)的SoC芯片在其中的占比已達到70%以上,毋庸置疑,隨著新基建步伐的加速推進,CPU架構對于芯片產業(yè)的影響日益增加。中國工程院院士倪光南在芯盛智能舉辦的分論壇上表示,預計在今后很長的一段時間內,全球主流CPU架構仍將被x86和ARM兩種架構所壟斷,存在較大的安全隱患和斷供風險。“因此,我們必須將發(fā)展主流CPU的自主權牢牢掌握在自己手中,從而使得芯片產業(yè)徹底擺脫受制于人的局面。”他強調。
RISC-V,一種開放的指令集架構,為我國實現(xiàn)處理器內核的國產自主,提供了良好的契機。在存儲控制器領域,芯盛智能敢為人先,推出基于RISC-V架構的 PCIe4.0控制器芯片,并將其命名為“行者”,彰顯芯盛智能為實現(xiàn)固態(tài)存儲100%國產化而持之以恒,踏步向前的信心和決心。
在設計“行者”之初,芯盛智能便提出“三高三全”設計目標:高性能,高安全,高自主;全行業(yè),全場景,全國產。
“行者”采用RISC-V六核架構體系,前端具備PCIe4.0×4高速接口,后端采用8通道閃存接口,支持NVMe1.4傳輸協(xié)議,順序讀寫速度可達7000/6000MBps,4K隨機讀寫可達1000k/900kIOPS,性能業(yè)界領先。在固態(tài)硬盤的發(fā)展過程中,存儲顆粒已經(jīng)從早期的SLC、MLC、TLC發(fā)展到如今的QLC,“行者”全面適配3D TLC和3D QLC顆粒,最大可支持16TB容量,靈活適配多樣化場景。
“行者”內置芯盛智能可靠性引擎和安全引擎,在保證高性能、高穩(wěn)定的同時,還大幅延長固態(tài)硬盤的使用壽命。值得一提的是,“行者”是國內第一款加碼安全的芯片,根據(jù)國密二級標準設計、國測EAL4+安全標準設計,大幅提升數(shù)據(jù)存儲的安全性。
作為國內領先的固態(tài)存儲控制器芯片及解決方案提供商,芯盛智能從2018年成立便致力于自主芯的設計和研發(fā)。截至目前,芯盛智能已推出多款存儲控制器芯片、安全加密芯片,固態(tài)存儲產品及數(shù)據(jù)安全解決方案,產品覆蓋數(shù)據(jù)中心,邊緣中心,工業(yè)控制,消費類終端和車載電子等多個行業(yè),廣泛用于黨政、金融、電力、軌道交通、平安城市等領域。
未來,芯盛智能將繼續(xù)以“固態(tài)存儲中國芯”為使命,持續(xù)深耕固態(tài)存儲市場,積極推出全面搭載自有芯的固態(tài)存儲產品,為用戶提供高質量的安全存儲體驗,成為邁向數(shù)字經(jīng)濟時代的最佳合作伙伴。